# AMPLIFICADORES DIFERENCIALES, FUENTES DE CORRIENTE Y CARGAS ACTIVAS

# **1)** G-3.:

El circuito de la Fig. G-3a muestra un circuito formado por dos transistores que forman un par acoplado por emisor, si se utilizan transistores bipolares (o un par acoplado por fuente o source, si se usan transistores de efecto de campo). Se tomarán VCC=+20V; -VEE=-20V; RC=10K $\Omega$ ; RE=9,65K $\Omega$ ; VBEQ=0,7V;  $\beta$ F $\cong$  $\beta$ 0 $\cong$  $\beta$ = 200; T= 27°C. Admitir como simplificación:  $r_X$  = 0 y VA  $\rightarrow \infty$ 



- a) Determinar los puntos de reposo de ambos transistores, para v<sub>i1</sub>=v<sub>i2</sub>=0
- **b)** Obtener la expresión de la amplificación de modo diferencial,  $v_0$  / ( $v_{i1}$   $v_{i2}$ ), aplicando superposición de las señales de entrada  $v_{i1}$  y  $v_{i2}$ . Calcular su valor.
- c) Obtener las resistencias de entrada vistas por cada generador de señal.
- **d)** Obtener la expresión de la amplificación  $v_0$  / [( $v_{i1}+v_{i2}$ )/2]. Calcular su valor. Observar que en este caso, la expresión a hallar deberá obtenerse sin aproximaciones ni despreciar términos, para evitar que el valor resultante sea nulo.
- **e)** Tomando  $\beta$  = 200 y VBE = 0,7 V a 27°C, obtener los incrementos y la variación porcentual de ICQ1, ICQ2, IEE = IO, VE y VO para v<sub>i1</sub> = v<sub>i2</sub> = 0, si la temperatura varía entre 27°C y 37°C. (dV<sub>BE</sub>/dT  $\cong$  -2mV/°C).
- **f)** Se modifica el circuito de la Fig. G-3a mediante el agregado de una resistencia en el colector del segundo transistor de modo que  $R_{C1}=R_{C2}=R_{C}=10~K\Omega$  -Fig. G-3b-. Obtener la expresión de  $v_{01}$  en función de  $v_{11}$  y  $v_{12}$  y calcular su valor para:
- **f1)**  $v_{i1} = 1 \text{ mV}$ ;  $v_{i2} = -1 \text{ mV}$
- **f2)**  $v_{i1} = 2 \text{ mV}$ ;  $v_{i2} = 0 \text{ V}$
- **f3)**  $v_{i1} = 1 \text{ mV}$ ;  $v_{i2} = 1 \text{ mV}$
- **f4)**  $v_{i1} = 1 \ V$ ;  $v_{i2} = 1 \ V$
- **f5)**  $v_{i1} = 1,001V$ ;  $v_{i2} = 0,999 V$

Analizar f3) y f4) y comprobar que la tensión  $v_{01}$  que se obtiene en estos casos resulta:  $v_{01} = AV1c$ .  $v_{iC}$ , siendo  $v_{i1} = v_{i2} = v_{iC}$  y  $AV_{1C}$  la amplificación de tensión para una señal común a ambas entradas (modo común) con la salida en el colector de  $T_1$ . Repetir el análisis anterior para  $v_{02}$ , utilizando  $AV_{2C}$  (amplificación de modo común con la salida en el colector de  $T_2$ ). Por último, obtener  $\Delta V_{03} = v_{03} = v_{01} - v_{02}$ .

**Nota:** Observar las diferencias respecto a los valores calculados cuando la señal diferencial de entrada sea suficientemente grande como para que queden puestos en evidencia los efectos de alinealidades de las características de los dispositivos.



## 2) G-4.:

**a)** Para el circuito de la Fig. G-3b, definir, determinar las expresiones y los valores de las resistencias de entrada vistas desde los terminales de base para la señal de modo diferencial,  $R_{id}$ , y para la señal de modo común,  $R_{ic}$ .

De acuerdo a los valores hallados, analizar por qué puede considerarse al nodo de los emisores como si estuviera conectado a una *masa virtual* a los efectos de la señal diferencial (incremento nulo de tensión en la unión de los emisores:  $\Delta v_E = v_e = 0$ ).

Analizar también por qué se dice que prácticamente toda la señal de modo común  $v_{iC}$  cae sobre RE ( $\Delta VE = Ve \cong ViC$ ).

**b)** Determinar las resistencias de salida vistas desde el terminal de salida de  $T_1$  (2)  $R_1$  contra común, desde el de  $T_2$  contra común y desde ambos terminales en forma flotante (diferencial),  $R_01$ ,  $R_02$  y  $R_03$  =  $R_0$ , respectivamente.

c) Si al amplificador perfectamente simétrico se lo excita con dos generadores vS1 y vS2, de resistencias internas iguales, RS = 1 K $\Omega$ , pueden definirse las tensiones en vacío de excitación de modo común y modo diferencial: vSd=vS1-vS2 y vSc=(vS1+vS2)/2. Analizar para qué valores de RS puede admitirse que AVS1d > 0,9AV1d. Observar que, en esos casos será AVS1c  $\cong$  AV1c. Es decir, se buscará que Rid >> RS ya que se cumple Ric >> Rid.

#### 3) G-6.:

El AD de la Fig. G-3b puede representarse del modo que se indica en la Fig. G-6a, donde se pone de manifiesto las dos entradas y las dos salidas del amplificador.



Supondremos un juego de valores para las cuatro amplificaciones que definen el sistema de ecuaciones  $v_{od} = f(v_{id}, v_{ic})$  y  $v_{oc} = f(v_{id}, v_{ic})$ :

$$AVdd = Vod/Vid = -400$$

$$A_{Vdd} = v_{od}/v_{id} = -400$$
  $A_{Vcc} = 0.5$   $A_{Vdc} = v_{od}/v_{ic} = 0.01$ 

 $A_{Vcd} = 0.002$ 

- a) Admitiendo  $R_L >> R_0$ , determinar:  $v_0 = v_{od} = f(v_{id}, v_{ic})$ . Calcular el valor de la correspondiente RRMC = 20 (a)  $\left( \left| \frac{A \cdot v_{id}}{A \cdot v_{id}} \right| \right) \approx 32$  d B
- b) Partiendo del circuito de la Fig. G-3b, obtener mediante simulación qué valor de desapareamiento en las IS de los transistores deberá existir para obtener el valor de Avdc indicado anteriomente. Se entiende por valor de desapareamiento la variación relativa porcentual (IS1 - IS2) / IS1. Notar que pequeños desapareamientos (entre el 1% al 5%) puede llegar a provocar los niveles de amplificación cruzada indicados.
  - c) Si se conectan en cascada dos amplificadores idénticos al del problema, en la configuración que se muestra en la Fig. G-6b y se admite para simplificar que:
    - La resistencia de entrada diferencial del segundo amplificador es mucho mayor que la de salida del primero, es decir Rjd2 >> Rod1 de modo de admitir que el segundo amplificador no carga al primero.
    - $R_L >> R_0$ .

MINGA

Determinar en base al planteo de los sistemas de ecuaciones correspondientes a los dos amplificadores:  $v_0 = v_{od2} = f(v_{id1}, v_{ic1})$ . Calcular  $v_{od2}/v_{id1}$  y  $v_{od2}/v_{ic1}$ . Obtener el valor del factor de mérito correspondiente a su cociente.



d) Con un amplificador diferencial se desea medir la tensión de salida del circuito puente mostrado en la Fig. G-6c. En este caso, podemos ver que el equivalente Thévenin del puente, visto desde las entradas inversora y no inversora del amplificador representan los generadores de excitación vS1 y vS2 respectivas resistencias internas. Notar que el pequeño desbalance del puente permite admitir simetría a los efectos de las resistencias internas de los generadores de excitación.



Admitir la resistencia de entrada del amplificador diferencial mucho mayor que las resistencias del puente. Determinar:

El equivalente de Thévenin de cada uno de los terminales de salida del puente.

- Amplifica d diferencial, d (on a cottespond) d1) vod si entre la salida inversora y la no inversora se conecta un voltímetro de alta impedancia interna. ชาตุ = 1/5 ง + ๖๓ง = คิกาสส โกาสส โ
  - d2) vod si el voltímetro se conecta entre las salidas inversora y no inversora, y el AD utilizado tiene una RRMC =  $Av_{dd}/Av_{dC}$  =72dB. Extraer conclusiones.

Datos:  $R = 2 \text{ K}\Omega$ ;  $R_1 = 1,984 \text{ K}\Omega$ ; V = 1 V;  $Av_{dd} = -400$ .

Para minimizar los efectos de las señales de modo común, se necesita aumentar el

-ARLANCA CON FI

valor que presenta la resistencia de emisor. La solución consiste en utilizar una fuente de corriente constante para polarizar los emisores, que posea la mayor resistencia dinámica de salida posible – Fig. G-7a -.



Fig. G-7a

- **a)** Las fuentes de corriente mas simples se pueden obtener mediante transistores convenientemente polarizados, como los circuitos de la Fig. G-7b. Obtener para ambos la expresión de la resistencia de salida,  $R_0$ , vista desde la carga  $R_L$ . Admitir  $r_X=0$ . Analizar los resultados.
- b) Justificar cuál de las fuentes resulta más estable frente a:

  b1) variaciones de β. LA T. Re realimenta tennión, pero si immenta contido

  tiene sentido
- **b2)** variaciones de la tensión de barrera VBE.  $\Rightarrow$  t  $\uparrow$  Cobtener la expresión de dIO/dT para ambos circuitos teniendo en cuenta las variaciones típicas con la temperatura de  $\beta$  (1% / °C) y de VBE (-2mV / °C).



c) La fuente de corriente más simple utilizada en CIM es la conocida como espejo de corriente (Fig. G-7c). Admitiendo  $r_X=0$  y  $V_A\to\infty$ , determinar  $I_{C1}$  e  $I_{C2}=I_{O}$  en función de la corriente de referencia,  $I_r$  y esta última en función de  $V_{CC}=V_r$  y  $R_r$ . Considerar la influencia de las corrientes de base de los transistores en la expresión a determinar. ¿Qué parámetro de los transistores o del circuito convendría modificar a fin de obtener una fuente de corriente espejo ideal (copia perfecta)?. Definiendo como factor de copia el cociente  $a=I_O/I_r$ , determinar su valor. La Fig. G-7d representa el símbolo típico de los espejos de corriente.

Calcular los valores de IC1 e IC2 para  $V_r = 20 \text{ V}$ ,  $R_r = 47 \text{ K}\Omega$ ,  $\beta = 200$ .

d) Suponiendo que el  $\beta$  de ambos transistores permanece constante con la temperatura, determinar dIO/dT para  $V_r=10~V~y~R_r=10~K\Omega$ .

e) Suponiendo VBE = 0,7 V, calcular dIO/d $\beta$ .  $(\beta+1)^{-2}$ 

f) Si la tensión de Early es  $V_A = 130 \text{ V}$ , determinar  $R_0$  para los datos del punto a).

**g)** Para el valor particular  $R_L=4~K\Omega$ , determinar la relación  $I_{C2}/I_{C1}$  y sus valores, si se tiene en cuenta el efecto de la tensión de Early en la determinación de  $I_{C1}$  e  $I_{C2}$  para los datos del punto a). Analizar su incidencia.



comstrucción p ydifluencias Cm lon baman **5)** G-8.:

- a) Analizar las causas de los posibles desapareamientos y discutir los valores característicos de la tensión de offset en un AD con transistores bipolares a partir de hojas de datos de amplificadores operacionales especificados por el fabricante. Tener en cuenta que, en general el desapareamiento de algún parámetro particular de un dispositivo no superará el 5% en circuitos integrados de tecnología actual.
- **b)** Repetir el análisis del punto anterior para un AD con transistores MOSFET de canal inducido y preformado.
- c) Se define *corriente residual* o de *offset* como la que provee un generador de corriente diferencial que tenga en cuenta la diferencia de corrientes de base. ¿Será necesario considerar la corriente de offset para un AD con FETs?.

d) Datos:

- $\rightarrow NA_{0}$
- |VCC| = |VEE| = 20 V; IO = 2 mA.
- Figura G-8a):  $RC1 = RC2 = 10 \text{ K}\Omega$ ;  $REr1 + REr2 = 50\Omega$ .
- Figura G-8b):  $R_{C1} = R_{C2} = 5 \text{ K}\Omega$ ;  $R_{Er1} = R_{Er2} = 250\Omega$ .

INSPECCIONAR

Analizar en qué se basa cada una de las técnicas de ajuste de offset indicadas en las Figs. G-8a y b. ¿Cuál se utiliza normalmente en CIM?.

e)

- -> 2!-¿La limeal!
- Obtener el valor de Voff en un par acoplado por emisor si se admite que el offset se debe a una diferencia  $\Delta I_S$  entre las corrientes de saturación inversa de los TBJ, tal que ( $\Delta I_S/I_S$ )=0,02 (desapareamiento de 2%).
- Obtener el valor de Voff si se admite que el desapareamiento se debe únicamente a una dispersión  $\Delta\beta$  entre los valores de  $\beta$  de los transistores, tal que  $(\Delta\beta/\beta)=0.02$  (desapareamiento del 2 %) y se conectan resistores de 1 K $\Omega$  en ambas bases.
- Obtener el valor correspondiente de  $I_{\text{Off}}$  para el caso anterior. Observar que en este caso, donde el único desapareamiento es  $\Delta \beta$ , si se corrige  $I_{\text{Off}}$  no será necesario corregir por  $V_{\text{Off}}$ .



- ¿Cuál de las dispersiones analizadas tendrá mayor influencia en el valor de las tensión residual si existieran ambas? (Considerar a los efectos del signo del desapareamiento el peor caso).
- Si el potenciómetro respectivo se ajusta de modo de lograr salida diferencial nula cuando se conecten las entradas a común, analizar las derivas térmicas que se tendrán en la tensión y corriente residual,  $\Delta V_{off}/\Delta T$  y  $\Delta I_{off}/\Delta T$ .



**f)** Si se admite, para un análisis simplificado, que  $V_{off} = 0$  e  $I_{off} = 0$  para  $T = 27^{\circ}C$ ; si la temperatura varía entre 27°C y 37°C y se acepta que:

 $\Delta VBE/\Delta T = -2 \text{ mV/°C}$ ;  $\Delta V_{\text{off}}/\Delta T = \Delta (VBE1 - VBE2)/\Delta T = 2 \Delta V/°C$ ;  $\Delta I_{\text{off}}/\Delta T = 5 \text{ nA/°C}$ 

Obtener la variación de la tensión de salida para el circuito utilizado en el punto e) cambia si se cortocircuitan las entradas y la temperatura varía entre ambos extremos. Entender la deriva térmica (tanto de tensión como de corriente) como una fuente de señal perturbadora (de tensión o corriente) de modo diferencial de valor:

$$v_{id} = (\Delta V_{off}/\Delta T).(T_{max}-T_{min}) e i_{id} = (\Delta I_{off}/\Delta T).(T_{max}-T_{min})$$

**g)** Analizar el significado de la *Sensibilidad de la tensión residual de entrada* y los valores típicos que brindan los fabricantes para los OPAMPS.

RRFA (o SVRR) = 
$$\Delta V_{Off}$$
 /  $\Delta V_{CC}$  para  $\Delta V_{Od}$  =  $v_{od}$  = 0 ratio of para RRFA (o SVRR) =  $\Delta V_{Od}$  /  $\Delta V_{CC}$  para  $\Delta V_{Id}$  =  $\Delta V_{Ic}$  = 0 cambi of a limitation

#### 6) G-9.:



El circuito de la Fig. G-9 representa el esquema simplificado de un amplificador operacional integrado (OPAMP) en cuya salida se conectó una carga  $R_L = 100\Omega$ .

De dicho circuito se conoce:

$$\beta 1 = \beta 2 = \beta 3 = \beta 4 = \beta 6 = 400$$
;  $\beta 5 = 100$ .

Se admite  $r_X \cong 0$  y  $V_A \cong 130$  V para todos los transistores.

 $R_{C1}=R_{C2}=10$  KΩ;  $R_{r}=39,3$  KΩ;  $R_{E5}=4,3$  KΩ;  $R_{C5}=20,7$  KΩ;  $R_{E6}=10$  KΩ.  $|V_{CC}|=|V_{EE}|=20$  V.

- **a)** Determinar los puntos de reposo de todos los transistores. Despreciar, al sólo efecto de los cálculos de este punto, la corrección por efecto Early.
- **b)** Determinar la amplificación de tensión  $AV = v_0/v_i$ ,  $R_i$  y  $R_0$ . Determinar  $v_0 = f(v_{id}, v_{ic})$  y las amplificaciones totales  $AV_i$  y  $AV_i$ . Determinar la RRMC del circuito.
- c) Definir y calcular el Rango de tensión de modo común para este circuito.
- d) Analizar las diferencias en los valores de los puntos de reposo al tener en cuenta el valor de VA en el cálculo. Extraer conclusiones. Podría entenderse esta diferencia en el valor de la tensión de salida como debida a una señal perturbadora existente en algún punto del circuito. En este caso, la variación de iC4 debida al efecto Early, respecto a su valor calculado originalmente (al que llamaremos ICQ4), puede representarse como el incremento en la corriente de la fuente T3-T4:  $\Delta$ iC4  $\cong$  ICQ4.(VCE/VA) provocado por una señal de modo común equivalente.

# 7) G-10.:

Para cada uno de las fuentes de corriente de la Fig. G-10, se conoce:

 $\beta$  = 100, r<sub>X</sub> = 0 y V<sub>A</sub> = 130 V para todos los transistores.

En caso de ser necesario, admitir que la polarización de la fuente de corriente se realiza mediante una tensión Vr, en serie con una resistencia genérica de valor Rr. Admitir que existe una fuente de tensión ideal de valor V'' entre el terminal de salida y común, tal que  $|V| = 10 \ V$ .



Fig. G-10

- a) Para cada una determinar, comparar resultados y extraer conclusiones:
- **a**<sub>1</sub>) Los puntos de reposo de todos los transistores indicando las respectivas tensiones de todos los electrodos a común. Suponiendo que en la salida del circuito se colocara una fuente de tensión ideal, cuál sería su mínimo valor de tensión de manera que todos los transistores continúen trabajando en modo activo directo? Despreciar, al sólo efecto de los cálculos de este punto, la corrección por efecto Early.
- **a<sub>2</sub>)** El factor de copia, definido como I<sub>0</sub>/Ir.
- **a**<sub>3</sub>) La resistencia incremental vista desde el terminal por donde ingresa la corriente de referencia Ir.
- $a_4$ ) La resistencia incremental de salida. Esto es, la resistencia incremental vista desde el terminal por donde drena la corriente  $I_0$ ,  $R_0$ .

6.M.

**b)** Analizar la posibilidad de implementar los circuitos anteriores mediante transistores MOSFET de canal inducido y preformado.

# 8) G-11.:

El bloque que carga al AD de la Fig. G-11a representa una fuente espejo de copia "a". Implementarla con transistores bipolares PNP.



Fig. G-11a

**a)** Determinar para el circuito de la Fig. G-11a, las caracteristicas estáticas de  $I_0$  en función de Ip y Vid = VB1-VB2. Obtener, la expresión de  $g_{md} = dI_0/dV_{id}$ . Suponer "a" igual y distinto a la unidad. ¿Que valor convendría tomar?. ¿Por qué?.



Fig. G-11b

**b)** Considere el circuito de la Fig. G-11b. Repetir los cálculos realizados en el ítem anterior, y comparar los resultados. ¿Que ventajas y desventajas presenta una configuración respecto a la otra?



T3 T1 T2 V0

Fig. G-11d

- c) Suponiendo conocido en el circuito de la Fig. G-11c el valor de la fuente de corriente ideal  $I_0$  y los parámetros de los transistores T1=T2 y T3=T4, explicar para qué se incluye T5. Obtener las relaciones de  $I_{S5}$  y  $\beta_5$  con  $I_0$ , y los parámetros del resto de los TBJ, para que T5 pueda cumplir con la finalidad para la que se lo incluyó.
- d) Para el circuito de la Fig. G-11d obtener:
  - **d<sub>1</sub>)** El valor de V<sub>OQ</sub>, justificando cualitativamente. Si el sustrato es único para los MOSFET de cada tipo de canal, ¿varía dicho valor?
  - **d<sub>2</sub>)** La RRMC en dB.

(MOSFET inducidos:  $V_T = \pm 1V$ ;  $k' = 50 \mu A/V^2$ ;  $\lambda = 0.01 V^{-1}$ ;  $(W/L)_{1,2,3,4,7} = 1$ ;  $(W/L)_{5,6} = 2$ )

### 9) G-12.:



El circuito de la Fig. G-12a representa el esquema simplificado de un amplificador operacional integrado (OPAMP) con CMOS, mientras que la Fig. G-12b representa el modelo para señal, considerándolo como una red bipuerta, donde en general puede admitirse que idealmente:  $R_{i} \rightarrow \infty,~R_{o} \rightarrow 0$  y  $A_{vo} \rightarrow \infty$  (en el modelo real, en general serán:  $R_{i} > 1 M \Omega,~R_{o} < 10 \Omega$  y  $A_{vo} > 10^{4}$ ).



Fig. G-12c

- **a)** Mediante un análisis de incrementos, justificar la ubicación de los terminales de entrada inversor y no inversor indicados.
- **b)** ¿Cómo se comporta el circuito de la Fig. G-12c? ¿Puede asegurarse  $V_{\text{OQ}}\cong 0V$  si  $v_i$  es una senoidal de pequeña amplitud?.

#### 10) G-13.:



Al OPAMP del ejercicio anterior, se lo utiliza en los circuitos indicados en las Figs. G-13a y b. Analizar el tipo de realimentación que se tiene en cada caso, determinando los bloques: generador, carga, amplificador y realimentador "k". ¿Qué muestrea?, ¿qué suma?, ¿qué parámetro del amplificador estabiliza?, ¿cómo se define "k"?, ¿por qué la realimentación es negativa?, ¿cuál es el valor de k?, ¿cuál es el valor del parámetro estabilizado si se admite  $|A_0k| >> 1$ ?. ¿Se cumple esta última condición?.

### 11) G-14.:

Al OPAMP del ejercicio anterior, se lo utiliza en los circuitos indicados en las Figs. G-14a y b, (se omitieron las fuentes de alimentación en el esquema). Demostrar que se comportan como amplificadores diferenciales. Compararlos entre sí y justificar por qué al segundo se lo conoce como amplificador de instrumentación.



# 12) G-15.:



El circuito de la Fig. G-11b, se lo denomina amplificador de transconductancia (¿por qué?) u OTA. Se lo simboliza como se indica en la Fig. G-15a. Analizar el comportamiento de este amplificador conectado como se indica en la Fig. G-15b, respecto al circuito con un OPAMP de la Fig. G-15c. Extraer conclusiones.



#### 13) G-16.:

Justificar por qué al circuito de la Fig. G-16 se lo denomina integrador diferencial.



Fig. G-16

# 14) G-17.:

Obtener por inspección la expresión de R<sub>i</sub>. Justificar por qué a este circuito se lo denomina girador. Analizar la realimentación.



Fig. G-17

## 15) G-18.:



Fig. G-18

Para el circuito de las Fig. G-18: Analizar el tipo de realimentación que se tiene, determinando los bloques: generador, carga, amplificador y realimentador "k". ¿Qué muestrea?, ¿qué suma?, ¿por qué la realimentación es negativa?, ¿cuál es el valor de k?, ¿cuál es el valor del parámetro estabilizado si se admite  $|A_0k| >> 1$ ?. Obtener  $I_0$ .

# 16) G-19.:

¿Cómo se comporta el circuito de la Fig. G-19a para valores de R<sub>L</sub> < 5K?. ¿Qué función cumple el TBJ en el circuito de la Fig. G-19b, ¿Cuál es el valor de  $V_{00}$ ?.

